Отправить сообщение
Дом > продукты > ИС интегральных схем > Прибор Programmable логики IC МАКС 7000A интегральных схема EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP

Прибор Programmable логики IC МАКС 7000A интегральных схема EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP

Категория:
ИС интегральных схем
Цена:
Negotiated
Метод оплаты:
T/T, западное соединение
Спецификации
Семья IC:
CPLDs (сложные приборы Programmable логики) IC
Описание:
IC CPLD 64MC 10NS 44TQFP
Категория:
электронные блоки
Имя продуктов:
Интегральные схемы (ИС)-MAX 7000A Программируемое логическое устройство
Название базовой части:
EPM7064
Пакет:
QFP44
Programmable тип:
В системе Programmable
Родственные части:
EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE
Неэтилированное состояние:
RoHS уступчивое, PB свободный, неэтилированный
Применения:
Приемопередатчики RS-422 маломощных приемопередатчиков RS-485 маломощные выравнивают приемопередатчи
Введение

Интегральные схемаы IC EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP

МАКСИМАЛЬНЫЙ прибор Programmable логики 7000A

Родственное part# EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE CPLD INTEL IC

МАКСИМАЛЬНАЯ архитектура 7000A включает следующие элементы:

Условия продукта детандера ■ Macrocells ■ блоков массива логики (лабораторий) (общий и параллельный)

■Programmable массив соединения

■Управление I/O преграждает МАКСИМАЛЬНУЮ архитектуру 7000A включает 4 преданных входного сигнала который можно использовать как общецелевые входные сигналы

или как высокоскоростные, глобальные сигналы управления (часы, ясные, и выход 2 разрешающие сигналы) для каждого macrocell и штыря I/O.

Особенности:

Высокопроизводительные основанные на EEPROM приборы programmable логики 3.3-V (PLDs) построили на второго поколения множественной архитектуре матрицы массива (MAX®) (см. таблицу 1)

■программируемость в-системы 3.3-V (ISP) через встроенные интерфейс инициативной группы теста STD 1149,1 IEEE совместный (JTAG) с предварительной штыр-запирая возможностью – сети программируемости в-системы прибора МАКС 7000AE (ISP) уступчивые с STD 1532 IEEE – сети ISP прибора EPM7128A и EPM7256A совместимые с STD 1532 IEEE

■Встроенные сети теста границ-развертки (BST) уступчивые с STD 1149,1 IEEE

■Поддерживает тест варенья JEDEC стандартные и язык программирования (STAPL) JESD-71

■Увеличенный ISP отличает – увеличенный алгоритм ISP для более быстрого программирования (исключая приборов EPM7128A и EPM7256A) – битом ISP_Done для обеспечения полного программирования (исключая приборов EPM7128A и EPM7256A) – Pull-up резистора на штырях I/O во время программирования в-системы

■Pin-совместимый с популярной высокой плотностью PLDs ■ приборов 5.0-V МАКС 7000S выстраивая в ряд от 600 до 10 000 годных к употреблению ворот

■Выдвинутый диапазон температур

задержки логики штыр-к-штыря 4.5-ns с встречными частотами до 227,3 MHz

■Интерфейс I/O MultiVoltTM включает ядр прибора к бегу на 3,3 v, пока штыри I/O совместимы с уровнями логики 5.0-V, 3.3-V, и 2.5-V

■Отсчеты Pin выстраивая в ряд от 44 до 256 в разнообразие пакете тонкого квадрацикла плоском (TQFP), пакете пластикового квадрацикла плоском (PQFP), массиве шарик-решетки (BGA), spacesaving FineLine BGATM, и пластиковых пакетах несущей обломока J-руководства (PLCC)

■Поддержки горячие-socketing в МАКСИМАЛЬНЫХ приборах 7000AE

■Programmable структура массива соединения (PIA) непрерывная направляя для архитектуры быстрого, прогнозированного ■ ■ представления PCI-совместимого дружественной к Автобус, включая programmable вариант выхода Открыт-стока ■ управлением ряд-тарифа

■Programmable macrocell регистрирует с индивидуальное ясным, заранее поставленный, часы, и часы включают контроли

■Programmable государства включения питания для регистров macrocell в режиме энергосбережения МАКСИМАЛЬНОГО ■ приборов 7000AE Programmable для 50% или уменьшения большей силы в каждом распределении продукт-условия детандера ■ macrocell конфигурируемом, позволяющ до 32 условиям продукта в бит безопасностью ■ macrocell Programmable для защиты собственнического ■ 6 до дизайнов выход штыря 10 или управляемых логик ■ 2 разрешающих сигналов глобальные сигналы часов с опционным ■ заворота увеличили ресурсы соединения для улучшенного ■ routability временами установки входного сигнала голодают снабженными преданным путем от штыря I/O ■ управлением ряд-тарифа выхода ■ регистров macrocell штыри Programmable Programmable земные

Поддержка разработки программного обеспечения и автоматический мест-и-маршрут обеспеченный системами разработки программ Altera для на базе Windows ПК и Солнца SPARCstation, и HP 9000 серий 700/800 поддержек■ входа и симуляции дизайна рабочих мест дополнительных обеспечили EDIF 2 0 0 и 3 файлов 0 0 netlist, библиотеку parameterized модулей (LPM), Verilog HDL, VHDL, и другие интерфейсы к популярным инструментам EDA от изготовителей как поддержка программирования ■ каденции, логики образца, графиков ментора, OrCAD, Synopsys, Synplicity, и VeriBest с сериалом блока (MPU), MasterBlasterTM программирования Altera мастерским/кабелем связей универсальной последовательной шины (USB), портом ByteBlasterMVTM кабель загрузкой параллельным, и загрузка BitBlasterTM серийный кабель, так же, как программирование оборудование от изготовителей третьей стороны и любого файла JamTM STAPL (.jam), файла Байт-кода варенья (.jbc), или серийного тестера в-цепи архива формата вектора (.svf) способного.

МАКСИМАЛЬНЫЕ технические спецификации прибора Programmable логики 7000A:

Программируемость В-системы

МАКСИМАЛЬНЫЕ приборы 7000A могут быть запрограммированной в-системой через industrystandard 4 интерфейс STD 1149,1 IEEE штыря (JTAG). ISP предлагает быстрые, эффективные итерирования во время проектной модификации и циклы отладки. МАКСИМАЛЬНАЯ архитектура 7000A внутренне производит высокие программируя напряжения тока необходима, что запрограммировала клетки EEPROM, позволяющ в-системе программируя с только одиночным электропитанием 3.3-V. Во время в-системы программируя, три-заявлены, что и слабо вытягиваны-вверх исключают штыри I/O конфликты доски. Pull-up значение номинально kΩ 50. МАКСИМАЛЬНЫЕ приборы 7000AE имеют увеличенный алгоритм ISP для более быстро программировать. Эти приборы также предлагают бит ISP_Done который предусматривает безопасную работу когда программирование в-системы прервано. Этот бит ISP_Done, который последний бит запрограммировал, предотвращает все штыри I/O от управлять до тех пор пока бит не запрограммирован. Эта особенность только доступна в приборах EPM7032AE, EPM7064AE, EPM7128AE, EPM7256AE, и EPM7512AE. ISP упрощает изготовляя подачу путем позволять приборам быть установленным на PCB со стандартным оборудованием выбор-и-места прежде чем они запрограммированы. МАКСИМАЛЬНЫЕ приборы 7000A могут быть запрограммированы путем загрузка информации через тестеры в-цепи, врезанные процессоры, кабель связей Altera MasterBlaster serial/USB, гавань ByteBlasterMV кабель загрузки параллельную, и загрузка BitBlaster серийный кабель. Программирование приборов после того как они помещены на доске исключает повреждение руководства на пакетах высоко-штыр-отсчета (например, пакетах QFP) должных к регуляции прибора. МАКСИМАЛЬНЫЕ приборы 7000A можно перепрограммировать после того как система уже грузила к полю. Например, подъемы продукта можно выполнить в поле через программное обеспечение или модем. программирование В-системы можно выполнить с или приспособительным или постоянн алгоритмом. Приспособительный алгоритм читает информацию от блока и приспосабливает последующие шаги программирования для того чтобы достигнуть самого быстрого возможного программируя времени для этого блока. Постоянн алгоритм использует предопределенную (не-приспособительную) программируя последовательность которая не пользуется улучшениями времени приспособительного алгоритма программируя. Некоторые тестеры в-цепи не могут программа использующ приспособительный алгоритм. Поэтому, постоянн алгоритм необходимо использовать. МАКСИМАЛЬНЫЕ приборы 7000AE можно запрограммировать с или приспособительным или постоянн (не-приспособительным) алгоритмом. Прибор EPM7128A и EPM7256A можно только запрограммировать с приспособительным алгоритмом; программирование потребителей эти 2 прибора на платформах которые не могут использовать приспособительный алгоритм должно использовать приборы EPM7128AE и EPM7256AE. Тест варенья стандартные и язык программирования (STAPL), стандарт JESD 71 JEDEC, можно использовать для программирования МАКСИМАЛЬНЫХ приборов 7000A с тестерами incircuit, ПК, или врезанными процессорами.

Прибор Programmable логики IC МАКС 7000A интегральных схема EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP

Прибор Programmable логики IC МАКС 7000A интегральных схема EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP

Прибор Programmable логики IC МАКС 7000A интегральных схема EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP

Прибор Programmable логики IC МАКС 7000A интегральных схема EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP

Programmable скорость/регулятор мощности

МАКСИМАЛЬНЫЕ приборы 7000A предлагают режим энергосбережения который поддерживает маломощную деятельность через определяемые пользователем пути сигнала или весь прибор. Эта особенность позволяет диссипации полной силы быть уменьшенным 50% или больше потому что большинств применения логики требуют, что только небольшая часть всех ворот приводит в действие при максимальном частоту. Дизайнер может запрограммировать по каждому индивидуальное macrocell в МАКСИМАЛЬНОМ приборе 7000A для любой высокоскоростной (т.е., с вариантом Turbo BitTM повернул дальше) или маломощной деятельности (т.е., с вариантом бита Turbo повернул). В результате скорост-критические пути в дизайне могут побежать на высокой скорости, пока остальные пути могут работать на уменьшенной силе. Macrocells которое бег на низкой мощности произвести номинальный сумматор задержки (tLPA) для tLAD, tLAC, tIC, 10, tSEXP, tACL, и параметров tCPPW.

Классификации экологических & экспорта

АТРИБУТ ОПИСАНИЕ
Состояние RoHS ROHS3 уступчивое
Уровень чувствительности влаги (MSL) 1 (неограниченный)
Состояние ДОСТИГАЕМОСТИ ДОСТИГНИТЕ без изменений
ECCN EAR99
HTSUS 8542.39.0001

Спецификации:

Категория
Электронные блоки
SubCategory
Интегральные схемаы IC
Семья
CPLDs (сложные приборы Programmable логики) IC
Mfr
ALTERA/INTEL
Пакет
Поднос & вьюрок (TR)
Тип
Приемопередатчик
Протокол
RS422, RS485
Количество водителей/приемников
1 /.1
Дуплекс
Полный
Гистерезис приемника
70 mV
Тариф данных
250kbps
Напряжение тока - поставка
3V | 3.6V
Рабочая температура
-40°C|70°C(ЖИВОТИКИ)
Устанавливать тип
Поверхностный держатель
Пакет/случай
QFP44 (10* 10mm)
Пакет прибора поставщика
TQFP44
Низкопробный номер продукта
EPM7064
Родственные продукты Схем данных-PDF EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE

Отправьте RFQ
Запас:
МОК:
1pieces